Empyrean Demeter
数据传输速率的不断提高,使得信号完整性的问题变得越来越突出。借助于仿真工具进行信号完整性的分析和预测,可以优化设计性能,减少设计周期,降低原型成本,加速产品推向市场的速度。而随着芯片复杂程度的提高,使用芯片模型进行信号完整性仿真所需的时间也大大增加。行为级模型——IBIS 模型由于能够很好地保护芯片厂商的知识产权和更快的仿真速度而受到芯片厂商、EDA 工具厂商和系统厂商的欢迎,成为目前信号完整性仿真模型的主流。这也要求模型供应商能够快速准确的进行IBIS建模,保证能够提供精确的IBIS模型。
Empyrean Demeter®作为图形化建模工具,提供了自动化的IBIS Buffer模型提取,生成和验证流程。通过其图形化界面可以进行SPICE模型节点映射,自动运行SPICE仿真以获取模型的行为并生成对应的IBIS模型。同时,Empyrean Demeter®提供了IBIS模型的无缝验证流程。可以根据模型的相关设置,自动创建电路图,进行IBIS模型验证,提供详细的DPI(差异峰值指数)和DAI(差异平均指数),便于对比SPICE模型与IBIS模型之间的差异。